作者zxc44560 (拉基)
看板Electronics
标题[问题] OPA设计时负载电容的选择?
时间Thu Sep 29 22:06:57 2016
大家好,
我想问的是平常在设计OPA时挂在Vout的CL负载电容,看过CL的范围有0.1pF~10pF。
我查网路上说。
CL为等效电容负载,可视为输出端、负载与其他杂散电容等的总和。
我之前大学做专题时,教授是跟我说电容值越大代表你的OPA驱动能力越好,
所以设计OPA时负载电容会挂大一点,方便之後电路的设计?
但是我现在做时,教授是跟我说CL代表你的画layout後的电路的寄生电容。
应该就跟网路上查的意思差不多的?
但我尝试过设计时CL更动,PM跟GBW会差异非常大。
所以想问问正确的意思是甚麽以及要怎麽选择CL负载电容的电容值。
谢谢。
--
※ 发信站: 批踢踢实业坊(ptt.cc), 来自: 220.129.210.18
※ 文章网址: https://webptt.com/cn.aspx?n=bbs/Electronics/M.1475158020.A.D32.html
1F:推 relax321: 我个人是依照所设计的主电路去估算opa的负载电容,以及 09/29 23:37
2F:→ relax321: 主电路需要的GBW,甚至gain,才开始设计opa~至於PM我 09/29 23:37
3F:→ relax321: 都设计高於60低於75度,这是我的一点浅见!有错请纠正 09/29 23:37
4F:→ relax321: ~ 09/29 23:37
5F:→ relax321: 补一下,因为晶片不完美效应,我们教授是希望我们可以Ov 09/29 23:41
6F:→ relax321: erdesign,这样chip回来可以work的机率比较高? 09/29 23:41
7F:推 ap4318: 看你推动下一级的闸极电容多大吧,WLCox应该可以估算? 10/01 10:46
8F:→ jamtu: 要知道这颗OP实际在系统的用途 10/01 14:07
9F:→ zxc44560: DC-DC converter buck或boost架构的 实验室都做这个 10/02 00:58
10F:→ zxc44560: 问学长说它们都挂0.1p 说之前学长都这样做= = 10/02 00:58
11F:推 cebelas: 如果是Buck 或 boost 你应该把power stage设计完後 由sta 10/02 14:28
12F:→ cebelas: te space average model设计补偿器 补偿电容电阻一旦决定 10/02 14:28
13F:→ cebelas: 好 error amp的spec就定了 10/02 14:28