作者corydoras09 (一剑籙魂)
看板Electronics
标题[问题] 迟滞比较器的验证
时间Sun Jan 22 21:40:27 2017
老师要我们做震荡器
其中迟滞比较器的电路如下
http://imgur.com/a/FYcM9
并,手算结果vh、vl为+-0.126
我该如何验证他是否正常呢?
我原本是给
vi2=0.12或-0.12
vdd gnd 1.8~0
vin vi1 gnd sin(0 1 1meg)
结果几乎全部电晶体都是cutoff
软体是hspice
.subckt cmp vi1 vi2 vo x12
m1 o1 vi1 x5 0 n_18 w=2u l=0.4u
m2 o2 vi2 x5 0 n_18 w=2u l=0.4u
m3 o1 o1 vdd vdd p_18 w=8u l=0.4u
m4 o2 o2 vdd vdd p_18 w=8u l=0.4u
m5 x5 x12 0 0 n_18 w=4u l=0.4u
m6 o2 o1 vdd vdd p_18 w=8u l=0.4u m=4
m7 o1 o2 vdd vdd p_18 w=8u l=0.4u m=4
m8 vo o2 vdd vdd p_18 w=4u l=0.4u
m9 x10 o1 vdd vdd p_18 w=4u l=0.4u
m10 x10 x10 0 0 n_18 w=2u l=0.4u
m11 vo x10 0 0 n_18 w=2u l=0.4u
m12 x12 x12 0 0 n_18 w=2u l=0.4u
.ends
*=====================================
testcmp
.prot
.lib 'cic018.l'TT
.unprot
.option post=2
*.global vdd vss
.include 'SUB_CMP.SP'
vdd vdd 0 dc 1.8
ib vdd ib 32u
vi2 vl 0 DC 0.126
xcmp vi vl vo ib cmp
vi vi 0 SIN (0 1 1MEG)
*.op
.tran 10n 300n
.end
--
※ 发信站: 批踢踢实业坊(ptt.cc), 来自: 140.129.50.180
※ 文章网址: https://webptt.com/cn.aspx?n=bbs/Electronics/M.1485092431.A.7EC.html
※ 编辑: corydoras09 (140.129.50.180), 01/22/2017 21:41:30
※ 编辑: corydoras09 (140.129.50.180), 01/22/2017 21:46:00
※ 编辑: corydoras09 (140.129.50.180), 01/22/2017 21:47:38
1F:→ CaskY: 你的input range根本不会到.126吧 01/22 21:53
手算公式是这样
我不清楚到底VI1、VI2要怎麽给@@
如果VI1是SIN波不行吗?
http://imgur.com/a/Kiv2k
※ 编辑: corydoras09 (140.129.50.180), 01/22/2017 22:00:57
感谢您一语点醒梦中人
看来应该是在0.9上下0.126或是ICMR以上才是
※ 编辑: corydoras09 (140.129.50.180), 01/22/2017 22:11:22
请问我该如何解读、找出VL、VH?
我先设比较电压为0.5 SIN +-1.8
他的转折点在0.76和-0.92
http://imgur.com/a/13uu0
※ 编辑: corydoras09 (140.129.50.180), 01/22/2017 22:26:31
2F:→ CaskY: 1.这个架构应该没有迟滞 2.比较器速度真的够? 01/22 22:52
3F:推 cebelas: 楼上 有喔 这个架构有个正回授链 01/22 23:10
4F:→ CaskY: 那个latch吗? 01/22 23:12
5F:→ CaskY: 改天研究看看qq 01/22 23:13
6F:推 f4612: 依照你的架构Vi1,2 都给定1v 然後用.dc指令扫输入一端变化 01/22 23:27
7F:→ f4612: 来回扫2次 分别为高到低 和低到高 就会probe 2张波形输出 01/22 23:27
8F:→ f4612: 就有迟滞曲线了 01/22 23:27
好,我等下试试看
※ 编辑: corydoras09 (140.129.50.180), 01/22/2017 23:39:38
有了,不过我的震荡器电路不知道能不能提供0.8以上、1.2以下的电压
量测完再来考虑VH VL要是多少,现在确定0.5V以上比较器都能正常运作就是了
http://imgur.com/a/SchZu
震荡电路如下
http://imgur.com/a/qhof2
※ 编辑: corydoras09 (140.129.50.180), 01/23/2017 00:15:32
9F:推 cebelas: 你设计Buck 要先设计Power Stage, Error Amp跟Ramp 01/23 01:21
10F:→ cebelas: 这样反过来设计不对 01/23 01:22
11F:→ cebelas: 那边VH VL的Comparator 你可以一颗用N type一颗P type 01/23 01:22
12F:→ cebelas: 然後这个Ramp Gen不好 Ramp的VL很难锁准 01/23 01:24
13F:→ cebelas: 他後来有发一篇改良版 可以去找找 01/23 01:24
明天就是dead line了,做完放寒假XD
老师出的作业有要我们先设计一个OP(已完成量测)
感谢您的指点,这题好多人放弃,但是我分数不构一定要做QQ
※ 编辑: corydoras09 (140.129.50.180), 01/23/2017 01:26:25
14F:推 zxc44560: 想知道改良版的电路 跪求 01/23 01:53
+1 刚刚去找却不知从何找起QQ
※ 编辑: corydoras09 (140.129.50.180), 01/23/2017 02:00:44
我这篇标题叫做A Monolithic Current-Mode CMOS DC–DC
Converter With On-Chip Current-Sensing Technique
第七页有OSC,不知道M1~M4怎麽决定QQ
※ 编辑: corydoras09 (140.129.50.180), 01/23/2017 02:11:14
15F:推 cebelas: A 10/30 MHz Fast Reference-Tracking Buck Converter Wi 01/23 12:12
16F:→ cebelas: th DDA-Based Type-III Compensator 01/23 12:12
17F:推 cebelas: 这篇 概念很简单 就是用feedback loop去动态调整VH VL 01/23 12:13
18F:→ zxc44560: 感谢 c大 01/23 21:06