作者ricy71616 (C.K.)
看板Electronics
标题[问题] PLL控制电压波形
时间Thu Mar 16 13:22:58 2017
各位前辈好,小弟目前的PLL遇上问题还请前辈指点。
小弟的PLL在频率锁定之後,ref跟div波形还是有相位差,如下图。
http://imgur.com/jVx6UAe
然後把控制电压放大之後,看到控制电压满抖的,如下图。
http://imgur.com/qXWg0xQ
想请问各位前辈这个问题可能出在哪方面?
下方为各电路参数
Kvco=1.737G/V
Icp=230uA
PM=62度
ref clock=20MHz
BW=1M
输出频率5.12GHz
除数是256
滤波器是用RC2阶滤波器。
Rp=683.5欧姆
Cp=5.8522n
Cz=390.15p
******补充******
下图是up跟dn打开时的电流大小。
http://imgur.com/a/sfQDr
下图是up跟dn关闭时的电流大小。
http://imgur.com/a/EmEXA
--
※ 发信站: 批踢踢实业坊(ptt.cc), 来自: 140.117.176.252
※ 文章网址: https://webptt.com/cn.aspx?n=bbs/Electronics/M.1489641781.A.613.html
1F:推 wxes60711: cp mismatch 03/16 13:46
※ 编辑: ricy71616 (140.117.176.252), 03/16/2017 14:56:20
※ 编辑: ricy71616 (140.117.176.252), 03/16/2017 15:02:19
2F:推 shengyeh: BW=1Mhz 是怎麽考量的 感觉太宽 对应到ref clock 03/17 09:02
3F:推 shengyeh: 抱歉看错了 03/17 09:34
4F:→ ricy71616: 谢谢w大的回覆 03/20 11:48
5F:→ finfin1100: 电容5n... 0.0 03/22 02:17