作者hipya ()
看板Electronics
标题[问题] LDO基本原理
时间Thu Aug 8 13:02:09 2019
大家好 小弟工作上有接触到LDO 上网查了一下资料 还是不太懂LDO的运作原理
是如何办到稳压的 所以来这边请教各位先进
线性稳压器的用途是为了在负载电流和电压改变的时候 透过feedback的方式
去稳定输出电压 如果用NMOS driver来举例好了
如果负载电流增加 代表负载电阻降低 伴随着负载电压也跟着降低
此时透过error amplifier将NMOS G gate电压增加来改变RDS(on)的值 让负载端的电压
重新回到稳态
我的问题是 如果以逻辑来说 当Vout下降时 就算VG不增加电压 此时通道的电流还是会
增加 因为VGS=VG-Vout RDS还是会改变 那为什麽有办法去控制Vout能回到原来的值呢
简单来说 就算透过error amplifier去放大VG 增加Id 但VS端的电压还是无法控制啊
况且在一开始Vout=VS就已经下降的时候 此时VGS增加 本来Id就会增加
麻烦各位解惑 因为这部分的逻辑我还是想不通 到底要怎麽去控制Vout的电压
先谢谢各位了
--
※ 发信站: 批踢踢实业坊(ptt.cc), 来自: 60.251.61.121 (台湾)
※ 文章网址: https://webptt.com/cn.aspx?n=bbs/Electronics/M.1565240534.A.D40.html
1F:→ samm3320: 你vout下降loop就不在稳态了,因为这时vfb会小於vref, 08/08 13:16
2F:→ samm3320: 这时候EA会抬高gate电压让Vout回到原本电压让vref跟vfb 08/08 13:16
3F:→ samm3320: 相同才会稳定。 08/08 13:16
4F:→ hipya: 请问为什麽提高Vg会同时提高Vout呢? 08/08 15:08
5F:→ samm3320: 电流决定vgs,vout就是vs,因为电流增加vgs增加导致vs下 08/08 15:16
6F:→ samm3320: 降,要把vs拉回来又要保持新的vgs提供大电流,就得把vg 08/08 15:16
7F:→ samm3320: 提高 08/08 15:16
8F:→ hipya: 应该说把Vg提高的时候 同时Id又更大了 Vout应该是一个被动 08/08 16:17
9F:→ hipya: 角色 08/08 16:17
10F:→ hipya: 另外一个问题是 LDO开机是如何让Vout直接锁定在一个值的 08/08 16:31
11F:→ hipya: 後面再去做稳压 08/08 16:31
12F:→ samm3320: 中间动态的过程你要去解transient才看得到,跟你补偿有 08/08 16:55
13F:→ samm3320: 关。纯粹电流增加从dc的角度看就行了,状态1是小电流, 08/08 16:55
14F:→ samm3320: 状态2是大电流,两个状态在稳态时vref一定会等於vfb,vo 08/08 16:55
15F:→ samm3320: ut会不变,那麽vg必然是会提高的。 08/08 16:55
16F:→ samm3320: 假设你的vref是1.3V你希望vout锁在2.6V那就是用1:1的div 08/08 17:10
17F:→ samm3320: ider产生0.5vout当vfb,你的负回授跟补偿都正确的话,Lo 08/08 17:10
18F:→ samm3320: op gain够大vfb就会锁在vref,那麽不管你iload怎麽变vou 08/08 17:10
19F:→ samm3320: t都会锁在2.6V 08/08 17:10
20F:→ samm3320: 回授控制的优点就是你不用去关心每个点电压怎麽给,只要 08/08 17:21
21F:→ samm3320: loop gain够高loop会自己帮你算出来。 08/08 17:21
22F:→ wxyz666: 电流镜为啥要控制VS,你的v=i*Rload,只要控制i就好 08/08 17:24
23F:推 jeffic0730: mos在linear区? 08/10 19:32
24F:→ zxc44560: 操作在Saturation或是Linear都行 08/10 21:31
25F:→ smartbit: 你的概念已经偏差掉了,如果找资料你还是想不出来的话, 08/11 09:21
26F:→ smartbit: 去问问人吧 08/11 09:21
27F:→ smartbit: 还有如果小讯号那部分概念不强的话,把电子学再拿回来 08/11 09:22
28F:→ smartbit: 学一学 08/11 09:22
29F:→ smartbit: LDO 和基本电子学的opamp 本质是一样的 08/11 09:22
30F:→ smartbit: Also driving mos should better be sat region 08/11 09:23
31F:→ smartbit: Linear region driving mos 有满多的问题,例如psrr 08/11 09:24
32F:推 kk123: 画个 VDS-ID 对应不同 VGS 电压就知道了 08/12 09:55