作者LeJ23 (James)
看板comm_and_RF
标题[问题] VCO 模拟问题 (ADS)
时间Wed Nov 22 22:42:37 2006
在进行模拟 VCO 时 常常会发现到几个问题 不过最令我无法解决的是
下面的警告 它显示
Oscport impedance has been adjusted to its minimum value;can not find
frequency where loop gain phase = 0.0 degree. Try to find a location
relatively high and low impedance. Make sure the arrow on the oscport
component points in the dirrction of positive gain around the loop.
Will try fixed frequency amplitude search.
老实讲 看到这个我也不晓得要改哪里 因为我VCO的设计 是采用负阻抗的设计
方法 也就是说利用 clapp 架构制造出负阻抗 再利用resonator电路 来抵销掉
clapp 架构下所产生的虚部组抗 我有改过resonator 可是在这麽改都有上述警告
产生 然後就不震了!!! 我想问ㄧ下 对於这种情况 应如何修正???
而且我发现震荡还不止要看 虚部有没有消掉 loop gain > 1 还有其他我要注意的吗??
(每次都觉得负阻区已经设计出来也够大 -150ohm ~-200 ohm 可是就是震不起来不晓得
问题出在哪边 从最初的Colpitts 发现到虚部会有电感电容交错 到改进用clapp 虚部几
乎很稳定在电容 到现在还有上述警告的问题 难道设计VCO真的那麽难吗?? 我连探讨
low-phase-noise 的机会都没有)
PS. 我的电路架构其实就是一般的CE clapp架构 resonator的部份是采用 LC 串联谐振
这里先谢谢各位大大了!!!
--
※ 发信站: 批踢踢实业坊(ptt.cc)
◆ From: 220.228.156.245
1F:推 xuwei:可能是阻抗不够大 频率振太高的原因 140.112.48.110 11/22 22:53
2F:→ LeJ23:我是做板子的电晶体采用BFG425 频率是作3-4G220.228.156.245 11/22 23:03
3F:→ LeJ23:阻抗大小 会影响频宽 那算是trade off 不过220.228.156.245 11/22 23:07
4F:→ LeJ23:-150到-200不算大吗?? 那要怎样的才算大呢??220.228.156.245 11/22 23:08
5F:推 juicyworm:要看你的loss有多少吧 负阻要抵掉才会振 140.112.19.192 11/23 17:13