作者will20816 (羽)
看板comm_and_RF
标题[问题] TSMC 0.35um 电阻
时间Sat Sep 15 02:53:50 2012
各位板上高手好
我是刚升硕一的新生...
目前跟的老师是做类比积体电路设计的这个区块
现在老师要我们画一个BandGap的Layout...
因为学校伺服器的版本,CIC最新版的Virtuoso没有支援,所以打不开
目前被动元件都需要自己Layout,电容方面我有参考Dsign Rule里面的资料
用POLY1与POLY2画Layout出来了,目前已经将OPA的Layout完成并且DRC与LVS都通过了
现在要着手进行BandGap这边的Layout...
不过我参考了Dsign Rule中的电阻部分,还是不懂他的画法...
Google上找到是推荐用POLY2来画,可是试了半天也画不出来...
想请问板上高手,TSMC 0.35um的电阻该怎麽Layout呢??
另外请问....在ADP这套软体中 叫出pnp BJT里面的参数要怎麽打呢??
麻烦板上高手帮忙解答一下
--
※ 发信站: 批踢踢实业坊(ptt.cc)
◆ From: 114.41.79.165
1F:→ xanter:你做drive IC吗!? 61.70.222.92 09/28 19:10
2F:推 tony9211:感觉你是创国元老 加油 140.114.23.136 09/28 19:45
3F:→ turbo614:你应该可以用CIC提供的TSMC035 PDK!! 118.167.63.154 09/29 01:21
4F:→ turbo614:用PDK可以直接叫出Resister的Layout 118.167.63.154 09/29 01:22
5F:→ turbo614:呼叫之後你再做resister的layout match 118.167.63.154 09/29 01:24
6F:→ turbo614:最後加上Dummy Cell基本上就OK了!! 118.167.63.154 09/29 01:24
7F:→ turbo614:我了解你要表达的意思了!!你是用Laker?? 118.167.63.154 09/29 01:26