作者adsl15888 (去留)
看板hardware
标题[请益] CPU的倍频有更好的解释吗?
时间Tue Dec 24 02:53:48 2019
最早没有倍频,也就是CPU外频FSB就是CPU的速度,
这也就最好理解,
CPU跟记忆体频率一样,也就是每秒能处理多少HZ就是外频,也就是CPU的能力,
但随着各个零件的发展不一,
记忆体的频率跟不上CPU,
所以出现了一个东西叫倍频,
但倍频到底要怎麽理解?
就像马路,四线道就是每秒只能过四台车,
道路(FSB)就是这麽宽,每秒就是四台车,这就是最大的处理能力啊?
那倍频到是怎麽样的一个实际运用概念?
而且普遍的观念也认为倍频的参考价值很低,也就是以前很多高时脉的赛扬cpu评价低,
也就是CPU处理能力大於记忆体的FSB有什麽意义?
记忆体每秒能传输的就这麽多啊? 所以单独CPU处理变快所定义出来的倍频
实际要怎麽运用?
我目前能想到的就是,
譬如FSB 200,
但我现在只有10单位需要送去CPU运算,
而运算出的结果有40个单位传回ram
以往1倍频下可能需要4秒才能10单位运算成40单位,
现在CPU有4倍频,就能1秒就运算完成,
但这的前提是我要求的运算资料很少很少,小於记忆体的通道,
但实际大多数的情况是当我有运算需求时往往都是几千几万个单位要求送入cpu计算,
所以倍频的价值很低。
不知道是不是这样解释?
--
※ 发信站: 批踢踢实业坊(ptt.cc), 来自: 114.41.181.79 (台湾)
※ 文章网址: https://webptt.com/cn.aspx?n=bbs/hardware/M.1577127230.A.7DD.html
1F:→ HD4850: 观念不太对 外频都是100 12/24 12:21
2F:→ HD4850: ptt不给贴图 自行去找晶片组方块图 图很清洁 fsb过时了 12/24 12:24
3F:→ HD4850: 清楚 12/24 12:25
5F:→ atrix: cpu内部运算跟外部io的传输,是两种可以拆开看的东西, 12/29 09:43
6F:→ atrix: 但是两种电路是要传资料必须互连的, 12/29 09:48
7F:→ atrix: 所以两种电路上的频率会互相挂勾, 12/29 09:48
8F:→ atrix: 可能是以前cpu频率低,外部也能用相同频率跑, 12/29 09:48
9F:→ atrix: 那直接用相同频率,轻松又方便。 12/29 09:48
10F:→ atrix: (以下听人说的,毕竟不是我设计) 12/29 09:52
11F:→ atrix: 跟资料量多少其实比较无关, 12/29 09:52
12F:→ atrix: 传资料给cpu的同时,它也可以传之前运算好的资料出来。 12/29 09:52
13F:→ atrix: 可能资料量少但运算时间要很久, 12/29 10:26
14F:→ Saren: 外部频率喂给cpu後 再经由PLL去倍频後就会产生内频这样 12/31 14:38
15F:→ Saren: 早期外频还会同步喂给其它周边 所以才会有那种说法 12/31 14:39